DE1-SoC開発キット
アカデミック版はこちら
DE1-SoC開発キットは、アルテラのSystem-on-Chip(SoC)FPGAに基づいて構築された堅牢なハードウェア設計プラットフォームであり、
最新のデュアルコアCortex-A9エンベデッドコアと業界をリードするプログラマブルロジックを組み合わせることで、究極の設計柔軟性を実現します。
ユーザーは、高性能で再構成可能な機能と組み合わせて、すぐに再構成可能な機能を活用することができます。
低電力プロセッサシステム。 アルテラのSoCは、ARMベースのハード・プロセッサ・システム(HPS)をプロセッサ、
周辺機器およびメモリインタフェースは、高帯域幅のインターコネクトバックボーンを使用してFPGAファブリックとシームレスに結びついています。
DE1-SoC開発ボードには、高速DDR3メモリ、ビデオおよびオーディオ機能、イーサネットネットワーキングなどのハードウェアが含まれています。
DE1-SOC開発キットには、Microsoft Windows XP以降を実行するコンピュータと組み合わせてボードを使用するために必要なすべてのコンポーネントが含まれています。
DE1-SoCボードには、簡単な回路からさまざまなマルチメディアプロジェクトに至るまで、幅広い設計された回路を実装できる多くの機能があります。ボードの仕様は次の通りです。
FPGAデバイス
- Cyclone V SoC 5CSEMA5F31C6デバイス
- デュアル・コア ARM Cortex-A9 (HPS)
- 85K プログラマブル・ロジック・エレメント
- 4,450 Kbits エンベデッド・メモリ
- 6 個のファンクショナル PLL
- 2 個のハード・メモリ・コントローラ
コンフィグレーションとデバッグ
- シリアル・コンフィグレーション・デバイス – EPCS128 on FPGA
- オンボードUSB Blaster II (標準 USBタイプBコネクタ)
メモリ・デバイス
- 64MB (32Mx16) SDRAM on FPGA
- 1GB (2x256Mx16) DDR3 SDRAM on HPS
- Micro SD Card Socket on HPS
コミュニケーション
- 2個の USB 2.0 ホストポート (USB タイプAコネクタ :ULPIインターフェース) : HPS
- UART to USB (USB ミニ B コネクタ)
- 10/100/1000 Ethernet
- PS/2 mouse/keyboard
- IR Emitter/Receiver
コネクタ
- 2個の 40-pin 拡張ヘッダ (電圧レベル: 3.3V)
- 1個の 10-pin ADC 入力ヘッダ
- 1個の LTC コネクタ(One Serial Peripheral Interface (SPI) Master ,one I2C and one GPIO interface )
ディスプレイ
オーディオ
- 24-bit CODEC, Line-in, line-out, and microphone-in jacks
ビデオ入力
- TV Decoder (NTSC/PAL/SECAM) and TV-in connector
ADC
- sample rate: 500 KSPS
- Channel number: 8
- Resolution: 12 bits
- Analog input range : 0 ~ 4.096 V
スイッチ、ボタン、インジケータ
- 4 User Keys (FPGA x4)
- 10 User switches (FPGA x10)
- 11 User LEDs (FPGA x10 ; HPS x 1)
- 2 HPS Reset Buttons (HPS_RST_n and HPS_WARM_RST_n)
- Six 7-segment displays
センサー
電源
Block Diagram of the DE1-SOC Board
ドキュメントタイトル | Version | Size(KB) | Date Added | Download |
---|
DE1-SoC User Manual (rev.F Board) | 2.0.3 | 7808 | 2016-08-24 | | DE1-SoC User Manual(rev.E Board) | 1.2.3 | 7598 | 2015-08-06 | | DE1-SoC User Manual(rev.C/rev.D Board) | 1.2.2 | 6472 | 2015-04-07 | | DE1-SoC User Manual(rev.B Board) | 1.0 | 9830 | 2014-02-07 | | DE1-SoC Learning Roadmap | 1.0 | 2079 | 2014-02-07 | |
Please note that all the source codes are provided "as-is". For further support or modification, please contact Terasic Support and your request will be transferred to Terasic Design Service. More resources about IP and Dev. Kit are available on Altera User Forums. BSP(Board Support Package) for Altera SDK OpenCL 14.0Title | Linux Kernel | Size(KB) | Date Added | Download |
---|
DE1-SoC OpenCL User Manual | -- | 2870 KB | 2014-11-28 | | DE1-SoC OpenCL BSP(.zip) | 3.12 | 84.2 MB | 2015-01-28 | | DE1-SoC OpenCL BSP(.tar.gz) | 3.12 | 84.2 MB | 2015-01-28 | |
BSP(Board Support Package) for Altera SDK OpenCL 16.0Title | Linux Kernel | Size(KB) | Date Added | Download |
---|
DE1-SoC OpenCL User Manual | -- | 2870 KB | 2014-11-28 | | DE1-SoC OpenCL BSP V1.1(.zip) | 3.10 | 218874KB | 2017-03-28 | |
|
- DE1-SoCボード
- DE1-SoC Quick Start Guide
- Type A to B USB ケーブル
- Type A to Mini-B USB ケーブル
- Power DC Adapter (12V)
※注意事項
海外取り寄せ製品の為、納品に2週間程度のお時間をいただいております。
また、受注販売の為、ご注文後のキャンセルはお断りしておりますので、ご了承くださいませ。